밥캣 (마이크로아키텍처)
"오늘의AI위키"의 AI를 통해 더욱 풍부하고 폭넓은 지식 경험을 누리세요.
1. 개요
밥캣(Bobcat)은 TDP 18W 이하의 AMD APU 프로세서에 사용된 x86 CPU 코어 마이크로아키텍처이다. 넷북, 넷탑, 소형 노트북, 가전 제품 및 임베디드 시장을 목표로 설계되었으며, 64비트 코어, 아웃 오브 오더 실행, 고급 분기 예측기, 듀얼 x86 명령어 디코더 등을 특징으로 한다. 밥캣 코어를 탑재한 프로세서가 출시되었으며, 후속 제품으로 재규어(Jaguar)가 개발되었다.
더 읽어볼만한 페이지
- AMD x86 마이크로프로세서 - AMD K5
AMD K5는 인텔 펜티엄에 대항하기 위해 개발된 x86 호환 CPU로, 아웃 오브 오더 실행, 추측 실행, 레지스터 재명명 등의 고급 기능을 갖춘 RISC 코어 아키텍처를 기반으로 소켓 5/7 메인보드와 호환되도록 출시되었으나, 시장 경쟁 심화와 제조 문제로 상업적 성공을 거두지 못했다. - AMD x86 마이크로프로세서 - Am386
AMD의 Am386은 1991년 출시된 인텔 80386 호환 CPU로, 법적 분쟁으로 출시가 지연되었지만 40MHz 버전 출시와 DX, DE, SX 모델로 나뉘어 PC 시장 발전에 기여했다.
밥캣 (마이크로아키텍처) - [IT 관련 정보]에 관한 문서 | |
---|---|
Bobcat - Family 14h 마이크로아키텍처 정보 | |
![]() | |
생산 시작 | 2011년 초 |
생산 종료 | 현재 |
제조 공정 | 40 nm부터 |
제조사 | AMD |
코어 | AMD APU |
후속 | Jaguar - Family 16h |
소켓 | 소켓 FT1 (BGA-413) |
아키텍처 | AMD64 (x86-64) |
2. 디자인
AMD는 K10 코어를 대체하고, 더 높은 성능을 목표로 한 불도저와 함께 밥캣을 개발했다. 밥캣은 작은 회로 규모와 저전력을 목표로 설계되었다. 밥캣의 주요 디자인 특징은 다음과 같다:[6]
- 64비트 코어
- 아웃 오브 오더 실행
- 고급 분기 예측기
- 듀얼 x86 명령어 디코더
- 2개의 ALU를 갖춘 64비트 정수 유닛
- 2개의 64비트 파이프를 갖춘 부동 소수점 유닛
- 단일 채널 64비트 메모리 컨트롤러
- 32 KiB 명령어 + 32 KiB 데이터 L1 캐시
- 512 KiB - 1 MiB L2 캐시
- MMX, SSE, SSE2, SSE3, SSSE3, SSE4A, ABM
3. 구성
밥캣은 기본적으로 x86 계열/AMD64 계열의 64비트 CPU 코어로, TDP 18W 이하로 설계되었다. 분기 예측 기구를 가진 풀 아웃 오브 오더 실행이 가능한 2명령 동시 발행 파이프라인을 갖는다. 정수 연산은 2 파이프, 로드/스토어는 각 1 파이프, 부동 소수점 연산은 2 파이프로 구성된다.[21][22]
아키텍처 세부 사항은 다음과 같다.[6]
항목 | 내용 |
---|---|
코어 | 64비트 코어 |
실행 방식 | 아웃 오브 오더 실행 |
분기 예측 | 고급 분기 예측기 |
명령어 디코더 | 듀얼 x86 명령어 디코더 |
정수 유닛 | 2개의 ALU를 갖춘 64비트 정수 유닛 |
부동 소수점 유닛 | 2개의 64비트 파이프를 갖춘 부동 소수점 유닛 |
메모리 컨트롤러 | 단일 채널 64비트 메모리 컨트롤러 |
L1 캐시 | 32 KiB 명령어 + 32 KiB 데이터 |
L2 캐시 | 512 KiB - 1 MiB |
확장 명령어 | MMX, SSE, SSE2, SSE3, SSSE3, SSE4A, ABM |
코어 당 세부사항은 다음과 같다.
항목 | 내용 |
---|---|
L1 캐시 | 32 KiB 명령어 + 32 KiB 데이터 |
L2 캐시 | 512 KiB, 패리티 에러 검출 기능 탑재[23] |
확장 명령어 | MMX, SSE, SSE2, SSE3, SSSE3, SSE4a, ABM, AMD-V |
4. 프로세서
밥캣 코어는 AMD가 퓨전 APU라고 부르는 GPU+CPU 통합형 제품군에 사용된 CPU 코어이다. 2011년에 밥캣 코어를 구현한 여러 프로세서가 출시되었으며,[6][7][8] APU와 코드네임 "허드슨 M1"(Hudson M1) FCH(Fusion Controller Hub)를 합쳐 "브라조스"(Brazos) 플랫폼으로 불렸다.
2012년에는 "브라조스 2.0"(Brazos 2.0) 플랫폼이 발표되어 TDP 9-18W의 APU와 FCH "허드슨-M3L"(Hudson-M3L)이 공개되었다. 이후 태블릿용 플랫폼 "브라조스-T"(Brazos-T)와 TDP 4.5W의 "혼도"(Hondo) APU, FCH "허드슨-M2T"(Hudson-M2T)가 발표되었다.
4. 1. 시리즈별 프로세서
(MHz)코어
(W)
(KiB)
코어
(MHz)
버전